当前位置: 首页 > news >正文

楚风网站建设工作室培训机构管理系统哪个好

楚风网站建设工作室,培训机构管理系统哪个好,新疆建设兵团五师87团网站,对网站建设有什么样好的建设意见通过(一)可以看出,对于远程固件升级实际上是通过调用flash不同区域的bit实现,通过golden image和update image共同保障了系统的稳定性。在项目中如果将flash的时钟直接绑定FPGA后进行约束,在综合编译时是无法通过的。这…

通过(一)可以看出,对于远程固件升级实际上是通过调用flash不同区域的bit实现,通过golden image和update image共同保障了系统的稳定性。在项目中如果将flash的时钟直接绑定FPGA后进行约束,在综合编译时是无法通过的。这是因为CCLK_0管脚内部被占用,因此,在设计时需要通过其它方式来对该引脚进行配置,以KC705开发板为例,根据Xilinx UG470文档可以得出,可以使用STARTUPE2原语来对CCLK_0时钟进行获取和配置时钟。

STARTUPE2 #(
.PROG_USR(“FALSE”), // Activate program event security feature. Requires encrypted bitstreams.
.SIM_CCLK_FREQ(0.0) // Set the Configuration Clock Frequency(ns) for simulation.
)
STARTUPE2_inst (
.CFGCLK(), // 1-bit output: Configuration main clock output
.CFGMCLK(), // 1-bit output: Configuration internal oscillator clock output
.EOS(), // 1-bit output: Active high output signal indicating the End Of Startup.
.PREQ(), // 1-bit output: PROGRAM request to fabric output
.CLK(0), // 1-bit input: User start-up clock input
.GSR(0), // 1-bit input: Global Set/Reset input (GSR cannot be used for the port name)
.GTS(0), // 1-bit input: Global 3-state input (GTS cannot be used for the port name)
.KEYCLEARB(1), // 1-bit input: Clear AES Decrypter Key input from Battery-Backed RAM (BBRAM)
.PACK(1), // 1-bit input: PROGRAM acknowledge input
.USRCCLKO(outSpiClk), // 1-bit input: User CCLK input
// For Zynq-7000 devices, this input must be tied to GND
.USRCCLKTS(0), // 1-bit input: User CCLK 3-state enable input
// For Zynq-7000 devices, this input must be tied to VCC
.USRDONEO(1), // 1-bit input: User DONE pin output control
.USRDONETS(1) // 1-bit input: User DONE 3-state enable output
);

引脚名称类型描述
CLK输入用户启动时钟引脚。来自驱动设备启动序列时钟的FPGA逻辑的输入。为启动序列提供用户定义的CCLK。Spartan 7 7S6和7S15设备不支持启动序列的用户定义CCLK(ITSTREAM.STARTUP.STARTUPCLK属性的UserClk值)。
GSR输入一般将其设置为低电平表示禁用
GTS输入全局三态引脚,作用是将配置库以外的用户I/O都配置成高阻态,一般情况将其设置为低电平。
KEYCLEARB输入从电池支持的RAM中清除AES解密器秘钥。FPGA结构的低电平输入。当数据表中的TPROGRAM延时保持低电平时,该引脚会从电池备份RAM(BBRAM)中擦除解密秘钥的内容。
PACK输入PROGRAM_B或JPROGRAM确认。FPGA逻辑的输入,用于“确认”PROGRAM_B信号的断言,并允许PROGRAM_B状态机的其余部分继续重置FPGA。仅当设置了PROG_USR属性时,此引脚才启用。
PREQ输出FPGA逻辑需要PROGRAM_B脉冲或JPROGRAM。FPGA逻辑的输出。此引脚是PROGRAM_B状态机重置设备的“请求”,允许PROGRAM_B请求被门控,直到设计处于可以完成重置的状态。仅当设置了PROG_USR属性时,此引脚才启用。
USRCCLKO输入CCLK引脚。配置后,FPGA逻辑的输入,将定制的逻辑生成时钟频率驱动到FPGA CCLK引脚上。可用于外部配置后访问SPI闪存设备。更多详细信息请参见USRCCLKO。
USRCCLKTS输入用户CCLK三态启用CCLK引脚。FPGA逻辑的高电平输入,在配置后使用时将FPGA CCLK引脚置于高Z状态。对于大多数应用,此引脚应系低。
USRDONEO输入完成引脚输出值。连接到FPGA DONE引脚的FPGA逻辑的输入。
USRDONETS输入用户完成了DONE引脚的三态启用。FPGA逻辑的高电平输入,使DONE进入高阻状态。通常设置为低电平用来启用DONE。
CFGCLK输出配置逻辑主时钟输出。FPGA逻辑的输出。从专用内部环形振荡器输出时钟信号,其中典型频率由比特流配置速率选项定义。输出仅在配置期间以及启用持久性的主模式下处于活动状态。
CFGMCLK输出配置内部振荡器时钟输出。FPGA逻辑的输出。从专用内部环形振荡器输出典型频率为65 MHz的时钟信号。
EOS输出启动结束。高电平输出将EOS标志回声到FPGA逻辑中。可以用作指示FPGA已准备好运行的复位信号。

部分信号的默认时序图如图1所示。
在这里插入图片描述

图1 STARTUPE2部分引脚时序图
如果是通过该原语进行Flash的控制,可直接复制本文中原语的设置,仅需要更新自己的时钟信号即可。

http://www.yidumall.com/news/99840.html

相关文章:

  • 网站建设工资多少网课免费平台
  • 汕头搭建建站谷歌搜索引擎怎么才能用
  • 温州专业制作网站站长素材网站官网
  • 个人网站网页制作快速seo排名优化
  • 阿里云怎么放多个网站南京百度
  • 做网站的关键技术怎么制作网页设计
  • 成人用品网站怎么推广论坛推广软件
  • 哪些网站可以做兼职百度云资源搜索平台
  • 做网站设计的需要什么材料互联网广告代理
  • wordpress攻击seo哪家公司好
  • 美丽乡村 村级网站建设百度推广一个月多少钱
  • 可以做外贸的网站网络推广费用大概价格
  • 烟台软件优化网站建设河南网站设计
  • 在国内做博彩网站代理长沙百度推广开户
  • 银川网站建设公司深圳网络推广系统
  • html做动态网站吗厦门人才网最新招聘信息网
  • 凡客网站建设排行榜前十名
  • 腾讯云是做网站的吗针对百度关键词策划和seo的优化
  • 阿里巴巴上做英文网站一年多少钱北京网站优化合作
  • 企业网站制作报价表站长工具seo综合查询工具
  • 网页设计作业个人网站天津seo关键词排名优化
  • 无障碍网站建设烟台seo网络推广
  • 照片做视频的网站seo关键词排名优化哪好
  • 网站视觉分析广告网站留电话不用验证码
  • 通用网站后台管理系统(php版) 1.6怎么用行业关键词词库
  • 邢台县教育局五库建设网站seo线下培训课程
  • php钓鱼网站开发销售
  • 网站怎么做留言板海淀seo搜索引擎优化公司
  • 如何做好营销seo优化名词解释
  • 做网站备案需要啥资料百度视频广告怎么投放